AS4C2M32S-6BIN

Alliance Memory
913-AS4C2M32S-6BIN
AS4C2M32S-6BIN

Herst.:

Beschreibung:
DRAM SDRAM, 64Mb, 2M X 32, 3.3V, 90-ball BGA, 166 MHz, Industrial Temp - Tray

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 213

Lagerbestand:
213 sofort lieferbar
Lieferzeit ab Hersteller:
20 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 7.07 CHF 7.07
CHF 6.58 CHF 65.80
CHF 6.39 CHF 159.75
CHF 6.23 CHF 311.50
CHF 5.94 CHF 594.00
CHF 5.65 CHF 1 073.50
CHF 5.56 CHF 3 169.20
CHF 5.44 CHF 6 201.60
2 660 Kostenvoranschlag

Produktattribut Attributwert Attribut auswählen
Alliance Memory
Produktkategorie: DRAM
RoHS:  
SDRAM
64 Mbit
32 bit
166 MHz
TFBGA-90
2 M x 32
5.4 ns
3 V
3.6 V
- 40 C
+ 85 C
AS4C2M32S
Tray
Marke: Alliance Memory
Land der Bestückung: TW
Land der Verbreitung: Not Available
Ursprungsland: TW
Feuchtigkeitsempfindlich: Yes
Montageart: SMD/SMT
Produkt-Typ: DRAM
Verpackung ab Werk: 190
Unterkategorie: Memory & Data Storage
Versorgungsstrom - Max.: 95 mA
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

CNHTS:
8542319090
CAHTS:
8542320041
USHTS:
8542320002
JPHTS:
854232021
KRHTS:
8542321020
MXHTS:
8542320201
ECCN:
EAR99

AS4C SDRAM

Alliance Memory AS4C SDRAM is high-speed CMOS synchronous DRAM containing 64Mbits, 128Mbits, or 256Mbits. They are internally configured as 4 banks of 1M, 2M, or 4M word x 16 DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Read and write accesses to the SDRAM are burst oriented, accesses start at a selected location and continue for a programmed number of locations in a programmed sequence. Accesses begin with the registration of a BankActivate command, which is then followed by a Read or Write command.