AS4C2M32SA-6TIN

Alliance Memory
913-AS4C2M32SA-6TIN
AS4C2M32SA-6TIN

Herst.:

Beschreibung:
DRAM SDRAM, 64MB, 2M X 32, 3.3V, 86PIN, TSOP II, 166MHZ, INDUSTRIAL TEMP - Tray

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 131

Lagerbestand:
131
sofort lieferbar
Auf Bestellung:
108
Lieferzeit ab Hersteller:
20
Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 5.82 CHF 5.82
CHF 5.42 CHF 54.20
CHF 5.26 CHF 131.50
CHF 5.12 CHF 256.00
CHF 5.00 CHF 540.00
CHF 4.70 CHF 1 015.20
CHF 4.61 CHF 2 489.40
CHF 4.49 CHF 4 849.20
CHF 4.40 CHF 9 504.00

Produktattribut Attributwert Attribut auswählen
Alliance Memory
Produktkategorie: DRAM
RoHS:  
SDRAM
64 Mbit
32 bit
166 MHz
TSOP-II-86
2 M x 32
5.4 ns
3 V
3.6 V
- 40 C
+ 85 C
AS4C2M32SA
Tray
Marke: Alliance Memory
Land der Bestückung: Not Available
Land der Verbreitung: Not Available
Ursprungsland: TW
Feuchtigkeitsempfindlich: Yes
Montageart: SMD/SMT
Produkt-Typ: DRAM
Verpackung ab Werk: 108
Unterkategorie: Memory & Data Storage
Versorgungsstrom - Max.: 95 mA
Gewicht pro Stück: 5.868 g
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

CNHTS:
8542329010
USHTS:
8542320002
JPHTS:
854232021
MXHTS:
8542320201
ECCN:
EAR99

AS4C SDRAM

Alliance Memory AS4C SDRAM is high-speed CMOS synchronous DRAM containing 64Mbits, 128Mbits, or 256Mbits. They are internally configured as 4 banks of 1M, 2M, or 4M word x 16 DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Read and write accesses to the SDRAM are burst oriented, accesses start at a selected location and continue for a programmed number of locations in a programmed sequence. Accesses begin with the registration of a BankActivate command, which is then followed by a Read or Write command.