AS4C4M16SA-5TCN

Alliance Memory
913-AS4C4M16SA-5TCN
AS4C4M16SA-5TCN

Herst.:

Beschreibung:
DRAM SDRAM, 64Mb, 4M x 16, 3.3V, 54pin TSOP II, 200Mhz, Commerical Temp - Tray

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Verfügbarkeit

Lagerbestand:
0

Sie können dieses Produkt immer noch nachbestellen.

Lieferzeit ab Hersteller:
12 Wochen Geschätzte Produktionszeit des Werks.
Minimum: 1   Vielfache: 1
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 3.29 CHF 3.29
CHF 3.08 CHF 30.80
CHF 2.98 CHF 74.50
CHF 2.92 CHF 146.00
CHF 2.81 CHF 303.48
CHF 2.75 CHF 594.00
CHF 2.71 CHF 1 463.40
CHF 2.68 CHF 2 894.40
CHF 2.56 CHF 6 635.52

Produktattribut Attributwert Attribut auswählen
Alliance Memory
Produktkategorie: DRAM
RoHS:  
SDRAM
64 Mbit
16 bit
200 MHz
TSOP-II-54
4 M x 16
4.5 ns
3 V
3.6 V
0 C
+ 70 C
AS4C4M16SA
Tray
Marke: Alliance Memory
Land der Bestückung: Not Available
Land der Verbreitung: Not Available
Ursprungsland: TW
Feuchtigkeitsempfindlich: Yes
Montageart: SMD/SMT
Produkt-Typ: DRAM
Verpackung ab Werk: 108
Unterkategorie: Memory & Data Storage
Versorgungsstrom - Max.: 55 mA
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

CAHTS:
8542320020
USHTS:
8542320002
MXHTS:
8542320201
ECCN:
EAR99

AS4C SDRAM

Alliance Memory AS4C SDRAM is high-speed CMOS synchronous DRAM containing 64Mbits, 128Mbits, or 256Mbits. They are internally configured as 4 banks of 1M, 2M, or 4M word x 16 DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Read and write accesses to the SDRAM are burst oriented, accesses start at a selected location and continue for a programmed number of locations in a programmed sequence. Accesses begin with the registration of a BankActivate command, which is then followed by a Read or Write command.