AS4C64M16D2A-25BINTR

Alliance Memory
913-4C64M16D2A25BINT
AS4C64M16D2A-25BINTR

Herst.:

Beschreibung:
DRAM 1G, 1.8V, 64M x 16 DDR2 I Temp

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Verfügbarkeit

Lagerbestand:
Nicht auf Lager
Auf Bestellung:
2 500
Lieferzeit ab Hersteller:
8
Wochen Geschätzte Produktionszeit des Werks.
Minimum: 1   Vielfache: 1
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 5.89 CHF 5.89
CHF 5.48 CHF 54.80
CHF 5.32 CHF 133.00
CHF 5.19 CHF 259.50
CHF 5.07 CHF 507.00
CHF 4.91 CHF 1 227.50
CHF 4.78 CHF 2 390.00
CHF 4.66 CHF 4 660.00
Ganzes Reel (Sie bestellen ein Vielfaches von 2500)
CHF 4.49 CHF 11 225.00

Produktattribut Attributwert Attribut auswählen
Alliance Memory
Produktkategorie: DRAM
RoHS:  
SDRAM - DDR2
1 Gbit
16 bit
400 MHz
FBGA-84
64 M x 16
400 ps
1.7 V
1.9 V
- 40 C
+ 95 C
AS4C64M16D2A
Reel
Cut Tape
Marke: Alliance Memory
Land der Bestückung: Not Available
Land der Verbreitung: Not Available
Ursprungsland: TW
Feuchtigkeitsempfindlich: Yes
Montageart: SMD/SMT
Produkt-Typ: DRAM
Verpackung ab Werk: 2500
Unterkategorie: Memory & Data Storage
Versorgungsstrom - Max.: 170 mA
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

CNHTS:
8542320000
CAHTS:
8542320020
USHTS:
8542320032
MXHTS:
8542320201
ECCN:
EAR99

DDR2 SDRAM

Alliance Memory DDR2 SDRAM is designed to comply with DDR2 SDRAM key features. Features such as posted CAS# with additive latency, Write latency=Read latency -1, and On-Die Termination (ODT). All of the control and address inputs are synchronized with a pair of externally supplied differential clocks. Inputs are latched at the cross point of differential clocks (CK rising and CK# falling). All I/Os are synchronized with a pair of bidirectional strobes (DQS and DQS#) in a source synchronous fashion. The address bus is used to convey row, column, and bank address information in RAS #, CAS# multiplexing style.