AS4C64M8SC-7TIN

Alliance Memory
913-AS4C64M8SC-7TIN
AS4C64M8SC-7TIN

Herst.:

Beschreibung:
DRAM SDRAM, 512MB, 64M X 8, 3.3V, 54PIN TSOP II, 133 MHZ, Industrial Temp - Tray

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 15

Lagerbestand:
15 sofort lieferbar
Lieferzeit ab Hersteller:
12 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 19.36 CHF 19.36
CHF 17.94 CHF 179.40
CHF 17.37 CHF 434.25
CHF 16.95 CHF 847.50
CHF 16.49 CHF 1 780.92
CHF 15.47 CHF 3 341.52
CHF 15.14 CHF 8 175.60
1 080 Kostenvoranschlag

Alternativverpackung

Herst. Teilenr.:
Verpackung:
Tray
Verfügbarkeit:
Auf Lager
Preis:
CHF 11.82
Min:
1
Herst. Teilenr.:
Verpackung:
Tray
Verfügbarkeit:
Auf Lager
Preis:
CHF 10.56
Min:
1

Produktattribut Attributwert Attribut auswählen
Alliance Memory
Produktkategorie: DRAM
RoHS:  
SDRAM
512 Mbit
8 bit
133 MHz
TSOP-II-54
64 M x 8
17 ns
3 V
3.6 V
- 40 C
+ 85 C
AS4C64M8SC
Tray
Marke: Alliance Memory
Land der Bestückung: Not Available
Land der Verbreitung: Not Available
Ursprungsland: TW
Feuchtigkeitsempfindlich: Yes
Montageart: SMD/SMT
Produkt-Typ: DRAM
Verpackung ab Werk: 108
Unterkategorie: Memory & Data Storage
Versorgungsstrom - Max.: 60 mA
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

USHTS:
8542320028
ECCN:
EAR99

AS4C SDRAM

Alliance Memory AS4C SDRAM is high-speed CMOS synchronous DRAM containing 64Mbits, 128Mbits, or 256Mbits. They are internally configured as 4 banks of 1M, 2M, or 4M word x 16 DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Read and write accesses to the SDRAM are burst oriented, accesses start at a selected location and continue for a programmed number of locations in a programmed sequence. Accesses begin with the registration of a BankActivate command, which is then followed by a Read or Write command.