EP3C40U484C7N

Altera
989-EP3C40U484C7N
EP3C40U484C7N

Herst.:

Beschreibung:
FPGA – Universalschaltkreis

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Verfügbarkeit

Lagerbestand:
Nicht auf Lager
Lieferzeit ab Hersteller:
16 Wochen Geschätzte Produktionszeit des Werks.
Minimum: 84   Vielfache: 84
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:
Dieses Produkt wird KOSTENLOS versandt

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 274.97 CHF 23 097.48

Produktattribut Attributwert Attribut auswählen
Altera
Produktkategorie: FPGA – Universalschaltkreis
RoHS:  
Cyclone III EP3C40
39600 LE
1.11 Mbit
331 I/O
1.15 V
1.25 V
0 C
+ 70 C
SMD/SMT
BGA-484
Tray
Marke: Altera
Land der Bestückung: Not Available
Land der Verbreitung: Not Available
Ursprungsland: KR
Maximale Betriebsfrequenz: 315 MHz
Feuchtigkeitsempfindlich: Yes
Anzahl der Logik-Array-Blöcke - LABs: 2475 LAB
Betriebsversorgungsspannung: 1.15 V to 1.25 V
Produkt-Typ: FPGA - Field Programmable Gate Array
Verpackung ab Werk: 84
Unterkategorie: Programmable Logic ICs
Gesamtspeichergröße: 1161216 bit
Handelsname: Cyclone III
Artikel # Aliases: 971623
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

CNHTS:
8542319090
CAHTS:
8542390000
USHTS:
8542310060
JPHTS:
854239099
TARIC:
8542399000
MXHTS:
8542399901
ECCN:
EAR99

SoC FPGA Family

Altera SoC FPGAs integrate an Arm-based hard processor system (HPS) consisting of processors, peripherals, and memory interfaces with the FPGA fabric using a high-bandwidth interconnect backbone. The devices combine the performance and power savings of hard intellectual property (IP) with the flexibility of programmable logic. These user-customizable Arm-based SoC FPGAs are ideal for reducing system power, cost, and board size by integrating discrete processors and digital signal processing (DSP) functions into a single FPGA. They differentiate the end product with custom hardware and software and add support for virtually any interface standard or protocol in the FPGA.