GS8320Z36AGT-150I

GSI Technology
464-GS8320Z36AGT150I
GS8320Z36AGT-150I

Herst.:

Beschreibung:
SRAM 2.5 or 3.3V 1M x 36 36M

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 19

Lagerbestand:
19 sofort lieferbar
Lieferzeit ab Hersteller:
2 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 41.87 CHF 41.87
CHF 38.71 CHF 387.10
CHF 37.45 CHF 674.10
CHF 35.65 CHF 1 925.10
CHF 34.70 CHF 3 747.60
CHF 33.76 CHF 8 507.52
504 Kostenvoranschlag

Produktattribut Attributwert Attribut auswählen
GSI Technology
Produktkategorie: SRAM
RoHS:  
36 Mbit
1 M x 36
7.5 ns
150 MHz
Parallel
3.6 V
2.3 V
210 mA, 220 mA
- 40 C
+ 85 C
SMD/SMT
TQFP-100
Tray
Marke: GSI Technology
Land der Bestückung: Not Available
Land der Verbreitung: Not Available
Ursprungsland: TW
Speichertyp: SDR
Feuchtigkeitsempfindlich: Yes
Produkt-Typ: SRAM
Serie: GS8320Z36AGT
Verpackung ab Werk: 18
Unterkategorie: Memory & Data Storage
Handelsname: NBT SRAM
Typ: NBT Pipeline/Flow Through
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

CNHTS:
8542319090
CAHTS:
8542320030
USHTS:
8542320041
JPHTS:
854232029
KRHTS:
8542321020
TARIC:
8542324500
MXHTS:
8542320299
ECCN:
3A991.b.2.b

NBT SRAMs

GSI Technology NBT SRAMs are 144Mbit and 288Mbit Synchronous Static SRAMs that utilize all available bus bandwidth. The SRAMs achieve this by eliminating the need to insert deselect cycles when the device is switched from read to write cycles. The devices' simplified interface is designed to use a data bus's maximum bandwidth. Because it is a synchronous device, address, data inputs, and read/write control inputs are captured on the rising edge of the input clock.