SN74AHCT273RKSR

Texas Instruments
595-SN74AHCT273RKSR
SN74AHCT273RKSR

Herst.:

Beschreibung:
Flip-Flops Octal D-Type Flip-Fl ops With Clear

Lebenszyklus:
Neues Produkt:
Neu von diesem Hersteller.
ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Verfügbarkeit

Lagerbestand:
Nicht auf Lager
Lieferzeit ab Hersteller:
18 Wochen Geschätzte Produktionszeit des Werks.
Minimum: 3000   Vielfache: 3000
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:
Dieses Produkt wird KOSTENLOS versandt

Preis (CHF)

Menge Stückpreis
Erw. Preis
Ganzes Reel (Sie bestellen ein Vielfaches von 3000)
CHF 0.248 CHF 744.00
CHF 0.241 CHF 1 446.00

Produktattribut Attributwert Attribut auswählen
Texas Instruments
Produktkategorie: Flip-Flops
RoHS:  
D-Type
AHC
8 Circuit
CMOS
VQFN-20
CMOS
8.5 ns
- 8 mA
8 mA
4.5 V
5.5 V
SMD/SMT
- 40 C
+ 125 C
Reel
Marke: Texas Instruments
Land der Bestückung: Not Available
Land der Verbreitung: Not Available
Ursprungsland: Not Available
Maximale Taktfrequenz: 120 MHz
Anzahl der Eingabezeilen: 8 Line
Anzahl der Ausgabezeilen: 8 Line
Produkt-Typ: Flip Flops
Serie: SN74AHCT273
Verpackung ab Werk: 3000
Unterkategorie: Logic ICs
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

USHTS:
8542390090
TARIC:
8542319000
ECCN:
EAR99

SN74AHCT273/SN74AHCT273-Q1 Oktal-Flip-Flops des Typs D

Die 8-Bit D-Flip-Flops SN74AHCT273/SN74AHCT273-Q1 von Texas Instruments umfassen acht taktflankengesteuerte D-Flip-Flops mit direktem Clear-(CLR)-Eingang. Diese Bauteile sind für die Speicherung und Synchronisierung digitaler Daten über acht Kanäle konzipiert. Jedes Flipflop verfügt über einen eigenen Dateneingang (D) und -Ausgang (Q), während alle Flip-Flops ein gemeinsames Takt- (CLK) und Löschsignal (CLR) nutzen. Die Ausgänge ändern ihren Zustand bei der steigenden Flanke des Taktsignals, vorausgesetzt, der Clear-Eingang ist inaktiv (high). Wenn der Clear-Eingang aktiviert ist (Low-Pegel), werden alle Ausgänge asynchron auf Low zurückgesetzt – unabhängig von den Takt- oder Dateneingängen. Typische Applikationen umfassen Puffer- und Speicher-Register, Server, Netzwerkschalter, Speichersysteme, Datenbanken, Mustergeneratoren und Shift-Register.