SN74HC112N

Texas Instruments
595-SN74HC112N
SN74HC112N

Herst.:

Beschreibung:
Flip-Flops Dual

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 2 706

Lagerbestand:
2 706 sofort lieferbar
Lieferzeit ab Hersteller:
12 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 1.01 CHF 1.01
CHF 0.723 CHF 7.23
CHF 0.651 CHF 16.28
CHF 0.575 CHF 57.50
CHF 0.538 CHF 134.50
CHF 0.515 CHF 257.50
CHF 0.441 CHF 441.00
CHF 0.414 CHF 1 035.00
CHF 0.389 CHF 1 945.00

Produktattribut Attributwert Attribut auswählen
Texas Instruments
Produktkategorie: Flip-Flops
RoHS:  
J-K Type Flip-Flop
HC
2 Circuit
CMOS
PDIP-16
CMOS, LVTTL
Inverting/Non-Inverting
125 ns
- 4 mA
4 mA
2 V
6 V
Through Hole
- 40 C
+ 85 C
Tube
Marke: Texas Instruments
Land der Bestückung: Not Available
Land der Verbreitung: Not Available
Ursprungsland: MX
Anzahl der Eingabezeilen: 2
Anzahl der Ausgabezeilen: 3 Line
Produkt-Typ: Flip Flops
Serie: SN74HC112
Verpackung ab Werk: 25
Unterkategorie: Logic ICs
Gewicht pro Stück: 1 g
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

SN74HC112 Dual-J-K-Flip-Flops

Texas Instruments SN74HC112 Dual-J-K-Flip-Flops enthalten zwei unabhängige J-K-Flip-Flops mit negativer Flankenauslösung. Ein niedriger Pegel an den Clear-Eingängen (/CLR) oder voreingestellten (/PRE) setzt die Ausgänge zurück oder stellt sie fest, unabhängig von den Pegeln der anderen Eingänge. Die Daten an den J- und K-Eingängen, welche die Setup-Zeitanforderungen erfüllen, werden an die Ausgänge auf der negativen Flankenauslösung des Taktimpulses (CLK) übertragen, wenn/CLR und/PRE inaktiv (hoch) sind. Die Taktauslösung hängt nicht direkt mit der Abfallzeit des CLK-Impulses zusammen und tritt auf einem Spannungspegel auf. Die J- und K-Eingangsdaten können geändert werden, ohne die Pegel an den Ausgängen nach dem Haltezeitintervall zu beeinträchtigen. Die SN74HC112 von Texas Instruments sind vielseitige Flip-Flops, die als Kipp-/Flip-Flops betrieben werden, indem J und K hoch gebunden werden.