A3R1GE30JBF-8E

Zentel Japan
155-A3R1GE30JBF-8E
A3R1GE30JBF-8E

Herst.:

Beschreibung:
DRAM DDR2 1Gb, 128Mx8, 800 at CL5, 1.8V, FBGA-60

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Verfügbarkeit

Lagerbestand:
Nicht auf Lager
Lieferzeit ab Hersteller:
16 Wochen Geschätzte Produktionszeit des Werks.
Minimum: 1   Vielfache: 1
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 2.81 CHF 2.81
CHF 2.63 CHF 26.30
CHF 2.54 CHF 63.50
CHF 2.49 CHF 124.50
CHF 2.43 CHF 243.00
CHF 2.36 CHF 590.00
CHF 2.32 CHF 1 160.00
CHF 2.26 CHF 2 260.00
CHF 2.17 CHF 5 251.40

Produktattribut Attributwert Attribut auswählen
Zentel Japan
Produktkategorie: DRAM
RoHS:  
SDRAM - DDR2
1 Gbit
8 bit
400 MHz
FPGA-60
128 M x 8
400 ps
1.7 V
1.9 V
0 C
+ 85 C
DDR2
Tray
Marke: Zentel Japan
Land der Bestückung: Not Available
Land der Verbreitung: Not Available
Ursprungsland: TW
Feuchtigkeitsempfindlich: Yes
Montageart: SMD/SMT
Produkt-Typ: DRAM
Verpackung ab Werk: 2420
Unterkategorie: Memory & Data Storage
Versorgungsstrom - Max.: 70 mA
Handelsname: Zentel Japan
Gewicht pro Stück: 158 mg
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

USHTS:
8542320032
ECCN:
EAR99

DDR2 SDRAM

Zentel DDR2 SDRAM features a double-data-rate architecture with two data transfers per clock cycle. The high-speed data transfer is realized by the 4 bits prefetch pipelined architecture. A bi-directional differential data strobe (DQS and /DQS) is transmitted/received with data for capturing data at the receiver. DQS is edge-aligned with data for READs; center-aligned with data for WRITEs Differential clock inputs (CK and /CK). The DLL aligns DQ and DQS transitions with CK transitions.

EMPFOHLENE PRODUKTE
ZENTEL JAPAN