Altera Cyclone 10 LP 10CL055 Serie FPGA – Universalschaltkreis

Ergebnisse: 9
Auswählen Bild Teile-Nr. Herst. Beschreibung Datenblatt Verfügbarkeit Preis (CHF) Ergebnisse in der Tabelle nach dem Einheitspreis bei Ihrer Menge filtern. Menge RoHS ECAD Model Serie Anzahl der Logik-Elemente Embedded Speicher Anzahl der I/Os Versorgungsspannung - Min. Versorgungsspannung - Max. Minimale Betriebstemperatur Maximale Betriebstemperatur Montageart Verpackung/Gehäuse Qualifikation Verpackung
Altera FPGA – Universalschaltkreis 380Auf Lager
Min.: 1
Mult.: 1

Cyclone 10 LP 10CL055 55856 LE 2.34 Mbit 321 I/O 1.2 V 1.2 V 0 C + 85 C SMD/SMT UBGA-484 Tray
Altera FPGA – Universalschaltkreis 56Auf Lager
Min.: 1
Mult.: 1

Cyclone 10 LP 10CL055 55856 LE 2.34 Mbit 321 I/O 1.2 V 1.2 V - 40 C + 100 C SMD/SMT UBGA-484 Tray
Altera FPGA – Universalschaltkreis 3Auf Lager
Min.: 1
Mult.: 1

Cyclone 10 LP 10CL055 55856 LE 2.34 Mbit 321 I/O 1.2 V 1.2 V - 40 C + 100 C SMD/SMT FBGA-484 Tray
Altera FPGA – Universalschaltkreis
Min.: 1
Mult.: 1

Cyclone 10 LP 10CL055 55856 LE 2.34 Mbit 321 I/O 1.2 V 1.2 V 0 C + 85 C SMD/SMT FBGA-484 Tray
Altera FPGA – Universalschaltkreis
Min.: 1
Mult.: 1

Cyclone 10 LP 10CL055 55856 LE 2.34 Mbit 321 I/O 1.2 V 1.2 V 0 C + 85 C SMD/SMT FBGA-484 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 84
Mult.: 84

Cyclone 10 LP 10CL055 55856 LE 2.29 Mbit 321 I/O 1.2 V 1.2 V - 40 C + 125 C SMD/SMT UBGA-484 AEC-Q100 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 84
Mult.: 84

Cyclone 10 LP 10CL055 55856 LE 2.29 Mbit 321 I/O 1.2 V 1.2 V 0 C + 85 C SMD/SMT UBGA-484 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 60
Mult.: 60

Cyclone 10 LP 10CL055 55856 LE 2.29 Mbit Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 84
Mult.: 84

Cyclone 10 LP 10CL055 55856 LE 2.29 Mbit Tray